Initial commit
[hashcat.git] / nv / m06700.cu
1 /**
2  * Author......: Jens Steube <jens.steube@gmail.com>
3  * License.....: MIT
4  */
5
6 #define _SHA1_
7
8 #include "include/constants.h"
9 #include "include/kernel_vendor.h"
10
11 #ifdef  VLIW1
12 #define VECT_SIZE1
13 #endif
14
15 #ifdef  VLIW2
16 #define VECT_SIZE1
17 #endif
18
19 #define DGST_R0 0
20 #define DGST_R1 1
21 #define DGST_R2 2
22 #define DGST_R3 3
23
24 #include "include/kernel_functions.c"
25 #include "types_nv.c"
26 #include "common_nv.c"
27
28 #ifdef  VECT_SIZE1
29 #define VECT_COMPARE_M "check_multi_vect1_comp4.c"
30 #endif
31
32 #ifdef  VECT_SIZE2
33 #define VECT_COMPARE_M "check_multi_vect2_comp4.c"
34 #endif
35
36 __device__ static void sha1_transform (const u32x w0[4], const u32x w1[4], const u32x w2[4], const u32x w3[4], u32x digest[5])
37 {
38   u32x A = digest[0];
39   u32x B = digest[1];
40   u32x C = digest[2];
41   u32x D = digest[3];
42   u32x E = digest[4];
43
44   u32x w0_t = w0[0];
45   u32x w1_t = w0[1];
46   u32x w2_t = w0[2];
47   u32x w3_t = w0[3];
48   u32x w4_t = w1[0];
49   u32x w5_t = w1[1];
50   u32x w6_t = w1[2];
51   u32x w7_t = w1[3];
52   u32x w8_t = w2[0];
53   u32x w9_t = w2[1];
54   u32x wa_t = w2[2];
55   u32x wb_t = w2[3];
56   u32x wc_t = w3[0];
57   u32x wd_t = w3[1];
58   u32x we_t = w3[2];
59   u32x wf_t = w3[3];
60
61   #undef K
62   #define K SHA1C00
63
64   SHA1_STEP (SHA1_F0o, A, B, C, D, E, w0_t);
65   SHA1_STEP (SHA1_F0o, E, A, B, C, D, w1_t);
66   SHA1_STEP (SHA1_F0o, D, E, A, B, C, w2_t);
67   SHA1_STEP (SHA1_F0o, C, D, E, A, B, w3_t);
68   SHA1_STEP (SHA1_F0o, B, C, D, E, A, w4_t);
69   SHA1_STEP (SHA1_F0o, A, B, C, D, E, w5_t);
70   SHA1_STEP (SHA1_F0o, E, A, B, C, D, w6_t);
71   SHA1_STEP (SHA1_F0o, D, E, A, B, C, w7_t);
72   SHA1_STEP (SHA1_F0o, C, D, E, A, B, w8_t);
73   SHA1_STEP (SHA1_F0o, B, C, D, E, A, w9_t);
74   SHA1_STEP (SHA1_F0o, A, B, C, D, E, wa_t);
75   SHA1_STEP (SHA1_F0o, E, A, B, C, D, wb_t);
76   SHA1_STEP (SHA1_F0o, D, E, A, B, C, wc_t);
77   SHA1_STEP (SHA1_F0o, C, D, E, A, B, wd_t);
78   SHA1_STEP (SHA1_F0o, B, C, D, E, A, we_t);
79   SHA1_STEP (SHA1_F0o, A, B, C, D, E, wf_t);
80   w0_t = rotl32 ((wd_t ^ w8_t ^ w2_t ^ w0_t), 1u); SHA1_STEP (SHA1_F0o, E, A, B, C, D, w0_t);
81   w1_t = rotl32 ((we_t ^ w9_t ^ w3_t ^ w1_t), 1u); SHA1_STEP (SHA1_F0o, D, E, A, B, C, w1_t);
82   w2_t = rotl32 ((wf_t ^ wa_t ^ w4_t ^ w2_t), 1u); SHA1_STEP (SHA1_F0o, C, D, E, A, B, w2_t);
83   w3_t = rotl32 ((w0_t ^ wb_t ^ w5_t ^ w3_t), 1u); SHA1_STEP (SHA1_F0o, B, C, D, E, A, w3_t);
84
85   #undef K
86   #define K SHA1C01
87
88   w4_t = rotl32 ((w1_t ^ wc_t ^ w6_t ^ w4_t), 1u); SHA1_STEP (SHA1_F1, A, B, C, D, E, w4_t);
89   w5_t = rotl32 ((w2_t ^ wd_t ^ w7_t ^ w5_t), 1u); SHA1_STEP (SHA1_F1, E, A, B, C, D, w5_t);
90   w6_t = rotl32 ((w3_t ^ we_t ^ w8_t ^ w6_t), 1u); SHA1_STEP (SHA1_F1, D, E, A, B, C, w6_t);
91   w7_t = rotl32 ((w4_t ^ wf_t ^ w9_t ^ w7_t), 1u); SHA1_STEP (SHA1_F1, C, D, E, A, B, w7_t);
92   w8_t = rotl32 ((w5_t ^ w0_t ^ wa_t ^ w8_t), 1u); SHA1_STEP (SHA1_F1, B, C, D, E, A, w8_t);
93   w9_t = rotl32 ((w6_t ^ w1_t ^ wb_t ^ w9_t), 1u); SHA1_STEP (SHA1_F1, A, B, C, D, E, w9_t);
94   wa_t = rotl32 ((w7_t ^ w2_t ^ wc_t ^ wa_t), 1u); SHA1_STEP (SHA1_F1, E, A, B, C, D, wa_t);
95   wb_t = rotl32 ((w8_t ^ w3_t ^ wd_t ^ wb_t), 1u); SHA1_STEP (SHA1_F1, D, E, A, B, C, wb_t);
96   wc_t = rotl32 ((w9_t ^ w4_t ^ we_t ^ wc_t), 1u); SHA1_STEP (SHA1_F1, C, D, E, A, B, wc_t);
97   wd_t = rotl32 ((wa_t ^ w5_t ^ wf_t ^ wd_t), 1u); SHA1_STEP (SHA1_F1, B, C, D, E, A, wd_t);
98   we_t = rotl32 ((wb_t ^ w6_t ^ w0_t ^ we_t), 1u); SHA1_STEP (SHA1_F1, A, B, C, D, E, we_t);
99   wf_t = rotl32 ((wc_t ^ w7_t ^ w1_t ^ wf_t), 1u); SHA1_STEP (SHA1_F1, E, A, B, C, D, wf_t);
100   w0_t = rotl32 ((wd_t ^ w8_t ^ w2_t ^ w0_t), 1u); SHA1_STEP (SHA1_F1, D, E, A, B, C, w0_t);
101   w1_t = rotl32 ((we_t ^ w9_t ^ w3_t ^ w1_t), 1u); SHA1_STEP (SHA1_F1, C, D, E, A, B, w1_t);
102   w2_t = rotl32 ((wf_t ^ wa_t ^ w4_t ^ w2_t), 1u); SHA1_STEP (SHA1_F1, B, C, D, E, A, w2_t);
103   w3_t = rotl32 ((w0_t ^ wb_t ^ w5_t ^ w3_t), 1u); SHA1_STEP (SHA1_F1, A, B, C, D, E, w3_t);
104   w4_t = rotl32 ((w1_t ^ wc_t ^ w6_t ^ w4_t), 1u); SHA1_STEP (SHA1_F1, E, A, B, C, D, w4_t);
105   w5_t = rotl32 ((w2_t ^ wd_t ^ w7_t ^ w5_t), 1u); SHA1_STEP (SHA1_F1, D, E, A, B, C, w5_t);
106   w6_t = rotl32 ((w3_t ^ we_t ^ w8_t ^ w6_t), 1u); SHA1_STEP (SHA1_F1, C, D, E, A, B, w6_t);
107   w7_t = rotl32 ((w4_t ^ wf_t ^ w9_t ^ w7_t), 1u); SHA1_STEP (SHA1_F1, B, C, D, E, A, w7_t);
108
109   #undef K
110   #define K SHA1C02
111
112   w8_t = rotl32 ((w5_t ^ w0_t ^ wa_t ^ w8_t), 1u); SHA1_STEP (SHA1_F2o, A, B, C, D, E, w8_t);
113   w9_t = rotl32 ((w6_t ^ w1_t ^ wb_t ^ w9_t), 1u); SHA1_STEP (SHA1_F2o, E, A, B, C, D, w9_t);
114   wa_t = rotl32 ((w7_t ^ w2_t ^ wc_t ^ wa_t), 1u); SHA1_STEP (SHA1_F2o, D, E, A, B, C, wa_t);
115   wb_t = rotl32 ((w8_t ^ w3_t ^ wd_t ^ wb_t), 1u); SHA1_STEP (SHA1_F2o, C, D, E, A, B, wb_t);
116   wc_t = rotl32 ((w9_t ^ w4_t ^ we_t ^ wc_t), 1u); SHA1_STEP (SHA1_F2o, B, C, D, E, A, wc_t);
117   wd_t = rotl32 ((wa_t ^ w5_t ^ wf_t ^ wd_t), 1u); SHA1_STEP (SHA1_F2o, A, B, C, D, E, wd_t);
118   we_t = rotl32 ((wb_t ^ w6_t ^ w0_t ^ we_t), 1u); SHA1_STEP (SHA1_F2o, E, A, B, C, D, we_t);
119   wf_t = rotl32 ((wc_t ^ w7_t ^ w1_t ^ wf_t), 1u); SHA1_STEP (SHA1_F2o, D, E, A, B, C, wf_t);
120   w0_t = rotl32 ((wd_t ^ w8_t ^ w2_t ^ w0_t), 1u); SHA1_STEP (SHA1_F2o, C, D, E, A, B, w0_t);
121   w1_t = rotl32 ((we_t ^ w9_t ^ w3_t ^ w1_t), 1u); SHA1_STEP (SHA1_F2o, B, C, D, E, A, w1_t);
122   w2_t = rotl32 ((wf_t ^ wa_t ^ w4_t ^ w2_t), 1u); SHA1_STEP (SHA1_F2o, A, B, C, D, E, w2_t);
123   w3_t = rotl32 ((w0_t ^ wb_t ^ w5_t ^ w3_t), 1u); SHA1_STEP (SHA1_F2o, E, A, B, C, D, w3_t);
124   w4_t = rotl32 ((w1_t ^ wc_t ^ w6_t ^ w4_t), 1u); SHA1_STEP (SHA1_F2o, D, E, A, B, C, w4_t);
125   w5_t = rotl32 ((w2_t ^ wd_t ^ w7_t ^ w5_t), 1u); SHA1_STEP (SHA1_F2o, C, D, E, A, B, w5_t);
126   w6_t = rotl32 ((w3_t ^ we_t ^ w8_t ^ w6_t), 1u); SHA1_STEP (SHA1_F2o, B, C, D, E, A, w6_t);
127   w7_t = rotl32 ((w4_t ^ wf_t ^ w9_t ^ w7_t), 1u); SHA1_STEP (SHA1_F2o, A, B, C, D, E, w7_t);
128   w8_t = rotl32 ((w5_t ^ w0_t ^ wa_t ^ w8_t), 1u); SHA1_STEP (SHA1_F2o, E, A, B, C, D, w8_t);
129   w9_t = rotl32 ((w6_t ^ w1_t ^ wb_t ^ w9_t), 1u); SHA1_STEP (SHA1_F2o, D, E, A, B, C, w9_t);
130   wa_t = rotl32 ((w7_t ^ w2_t ^ wc_t ^ wa_t), 1u); SHA1_STEP (SHA1_F2o, C, D, E, A, B, wa_t);
131   wb_t = rotl32 ((w8_t ^ w3_t ^ wd_t ^ wb_t), 1u); SHA1_STEP (SHA1_F2o, B, C, D, E, A, wb_t);
132
133   #undef K
134   #define K SHA1C03
135
136   wc_t = rotl32 ((w9_t ^ w4_t ^ we_t ^ wc_t), 1u); SHA1_STEP (SHA1_F1, A, B, C, D, E, wc_t);
137   wd_t = rotl32 ((wa_t ^ w5_t ^ wf_t ^ wd_t), 1u); SHA1_STEP (SHA1_F1, E, A, B, C, D, wd_t);
138   we_t = rotl32 ((wb_t ^ w6_t ^ w0_t ^ we_t), 1u); SHA1_STEP (SHA1_F1, D, E, A, B, C, we_t);
139   wf_t = rotl32 ((wc_t ^ w7_t ^ w1_t ^ wf_t), 1u); SHA1_STEP (SHA1_F1, C, D, E, A, B, wf_t);
140   w0_t = rotl32 ((wd_t ^ w8_t ^ w2_t ^ w0_t), 1u); SHA1_STEP (SHA1_F1, B, C, D, E, A, w0_t);
141   w1_t = rotl32 ((we_t ^ w9_t ^ w3_t ^ w1_t), 1u); SHA1_STEP (SHA1_F1, A, B, C, D, E, w1_t);
142   w2_t = rotl32 ((wf_t ^ wa_t ^ w4_t ^ w2_t), 1u); SHA1_STEP (SHA1_F1, E, A, B, C, D, w2_t);
143   w3_t = rotl32 ((w0_t ^ wb_t ^ w5_t ^ w3_t), 1u); SHA1_STEP (SHA1_F1, D, E, A, B, C, w3_t);
144   w4_t = rotl32 ((w1_t ^ wc_t ^ w6_t ^ w4_t), 1u); SHA1_STEP (SHA1_F1, C, D, E, A, B, w4_t);
145   w5_t = rotl32 ((w2_t ^ wd_t ^ w7_t ^ w5_t), 1u); SHA1_STEP (SHA1_F1, B, C, D, E, A, w5_t);
146   w6_t = rotl32 ((w3_t ^ we_t ^ w8_t ^ w6_t), 1u); SHA1_STEP (SHA1_F1, A, B, C, D, E, w6_t);
147   w7_t = rotl32 ((w4_t ^ wf_t ^ w9_t ^ w7_t), 1u); SHA1_STEP (SHA1_F1, E, A, B, C, D, w7_t);
148   w8_t = rotl32 ((w5_t ^ w0_t ^ wa_t ^ w8_t), 1u); SHA1_STEP (SHA1_F1, D, E, A, B, C, w8_t);
149   w9_t = rotl32 ((w6_t ^ w1_t ^ wb_t ^ w9_t), 1u); SHA1_STEP (SHA1_F1, C, D, E, A, B, w9_t);
150   wa_t = rotl32 ((w7_t ^ w2_t ^ wc_t ^ wa_t), 1u); SHA1_STEP (SHA1_F1, B, C, D, E, A, wa_t);
151   wb_t = rotl32 ((w8_t ^ w3_t ^ wd_t ^ wb_t), 1u); SHA1_STEP (SHA1_F1, A, B, C, D, E, wb_t);
152   wc_t = rotl32 ((w9_t ^ w4_t ^ we_t ^ wc_t), 1u); SHA1_STEP (SHA1_F1, E, A, B, C, D, wc_t);
153   wd_t = rotl32 ((wa_t ^ w5_t ^ wf_t ^ wd_t), 1u); SHA1_STEP (SHA1_F1, D, E, A, B, C, wd_t);
154   we_t = rotl32 ((wb_t ^ w6_t ^ w0_t ^ we_t), 1u); SHA1_STEP (SHA1_F1, C, D, E, A, B, we_t);
155   wf_t = rotl32 ((wc_t ^ w7_t ^ w1_t ^ wf_t), 1u); SHA1_STEP (SHA1_F1, B, C, D, E, A, wf_t);
156
157   digest[0] += A;
158   digest[1] += B;
159   digest[2] += C;
160   digest[3] += D;
161   digest[4] += E;
162 }
163
164 __device__ static void hmac_sha1_pad (u32x w0[4], u32x w1[4], u32x w2[4], u32x w3[4], u32x ipad[5], u32x opad[5])
165 {
166   w0[0] = w0[0] ^ 0x36363636;
167   w0[1] = w0[1] ^ 0x36363636;
168   w0[2] = w0[2] ^ 0x36363636;
169   w0[3] = w0[3] ^ 0x36363636;
170   w1[0] = w1[0] ^ 0x36363636;
171   w1[1] = w1[1] ^ 0x36363636;
172   w1[2] = w1[2] ^ 0x36363636;
173   w1[3] = w1[3] ^ 0x36363636;
174   w2[0] = w2[0] ^ 0x36363636;
175   w2[1] = w2[1] ^ 0x36363636;
176   w2[2] = w2[2] ^ 0x36363636;
177   w2[3] = w2[3] ^ 0x36363636;
178   w3[0] = w3[0] ^ 0x36363636;
179   w3[1] = w3[1] ^ 0x36363636;
180   w3[2] = w3[2] ^ 0x36363636;
181   w3[3] = w3[3] ^ 0x36363636;
182
183   ipad[0] = SHA1M_A;
184   ipad[1] = SHA1M_B;
185   ipad[2] = SHA1M_C;
186   ipad[3] = SHA1M_D;
187   ipad[4] = SHA1M_E;
188
189   sha1_transform (w0, w1, w2, w3, ipad);
190
191   w0[0] = w0[0] ^ 0x6a6a6a6a;
192   w0[1] = w0[1] ^ 0x6a6a6a6a;
193   w0[2] = w0[2] ^ 0x6a6a6a6a;
194   w0[3] = w0[3] ^ 0x6a6a6a6a;
195   w1[0] = w1[0] ^ 0x6a6a6a6a;
196   w1[1] = w1[1] ^ 0x6a6a6a6a;
197   w1[2] = w1[2] ^ 0x6a6a6a6a;
198   w1[3] = w1[3] ^ 0x6a6a6a6a;
199   w2[0] = w2[0] ^ 0x6a6a6a6a;
200   w2[1] = w2[1] ^ 0x6a6a6a6a;
201   w2[2] = w2[2] ^ 0x6a6a6a6a;
202   w2[3] = w2[3] ^ 0x6a6a6a6a;
203   w3[0] = w3[0] ^ 0x6a6a6a6a;
204   w3[1] = w3[1] ^ 0x6a6a6a6a;
205   w3[2] = w3[2] ^ 0x6a6a6a6a;
206   w3[3] = w3[3] ^ 0x6a6a6a6a;
207
208   opad[0] = SHA1M_A;
209   opad[1] = SHA1M_B;
210   opad[2] = SHA1M_C;
211   opad[3] = SHA1M_D;
212   opad[4] = SHA1M_E;
213
214   sha1_transform (w0, w1, w2, w3, opad);
215 }
216
217 __device__ static void hmac_sha1_run (u32x w0[4], u32x w1[4], u32x w2[4], u32x w3[4], u32x ipad[5], u32x opad[5], u32x digest[5])
218 {
219   digest[0] = ipad[0];
220   digest[1] = ipad[1];
221   digest[2] = ipad[2];
222   digest[3] = ipad[3];
223   digest[4] = ipad[4];
224
225   sha1_transform (w0, w1, w2, w3, digest);
226
227   w0[0] = digest[0];
228   w0[1] = digest[1];
229   w0[2] = digest[2];
230   w0[3] = digest[3];
231   w1[0] = digest[4];
232   w1[1] = 0x80000000;
233   w1[2] = 0;
234   w1[3] = 0;
235   w2[0] = 0;
236   w2[1] = 0;
237   w2[2] = 0;
238   w2[3] = 0;
239   w3[0] = 0;
240   w3[1] = 0;
241   w3[2] = 0;
242   w3[3] = (64 + 20) * 8;
243
244   digest[0] = opad[0];
245   digest[1] = opad[1];
246   digest[2] = opad[2];
247   digest[3] = opad[3];
248   digest[4] = opad[4];
249
250   sha1_transform (w0, w1, w2, w3, digest);
251 }
252
253 extern "C" __global__ void __launch_bounds__ (256, 1) m06700_init (const pw_t *pws, const gpu_rule_t *rules_buf, const comb_t *combs_buf, const bf_t *bfs_buf, sha1aix_tmp_t *tmps, void *hooks, const u32 *bitmaps_buf_s1_a, const u32 *bitmaps_buf_s1_b, const u32 *bitmaps_buf_s1_c, const u32 *bitmaps_buf_s1_d, const u32 *bitmaps_buf_s2_a, const u32 *bitmaps_buf_s2_b, const u32 *bitmaps_buf_s2_c, const u32 *bitmaps_buf_s2_d, plain_t *plains_buf, const digest_t *digests_buf, u32 *hashes_shown, const salt_t *salt_bufs, const void *esalt_bufs, u32 *d_return_buf, u32 *d_scryptV_buf, const u32 bitmap_mask, const u32 bitmap_shift1, const u32 bitmap_shift2, const u32 salt_pos, const u32 loop_pos, const u32 loop_cnt, const u32 rules_cnt, const u32 digests_cnt, const u32 digests_offset, const u32 combs_mode, const u32 gid_max)
254 {
255   /**
256    * base
257    */
258
259   const u32 gid = (blockIdx.x * blockDim.x) + threadIdx.x;
260
261   if (gid >= gid_max) return;
262
263   u32x w0[4];
264
265   w0[0] = pws[gid].i[ 0];
266   w0[1] = pws[gid].i[ 1];
267   w0[2] = pws[gid].i[ 2];
268   w0[3] = pws[gid].i[ 3];
269
270   u32x w1[4];
271
272   w1[0] = pws[gid].i[ 4];
273   w1[1] = pws[gid].i[ 5];
274   w1[2] = pws[gid].i[ 6];
275   w1[3] = pws[gid].i[ 7];
276
277   u32x w2[4];
278
279   w2[0] = pws[gid].i[ 8];
280   w2[1] = pws[gid].i[ 9];
281   w2[2] = pws[gid].i[10];
282   w2[3] = pws[gid].i[11];
283
284   u32x w3[4];
285
286   w3[0] = pws[gid].i[12];
287   w3[1] = pws[gid].i[13];
288   w3[2] = pws[gid].i[14];
289   w3[3] = pws[gid].i[15];
290
291   /**
292    * salt
293    */
294
295   u32 salt_len = salt_bufs[salt_pos].salt_len;
296
297   u32 salt_buf0[4];
298
299   salt_buf0[0] = salt_bufs[salt_pos].salt_buf[ 0];
300   salt_buf0[1] = salt_bufs[salt_pos].salt_buf[ 1];
301   salt_buf0[2] = salt_bufs[salt_pos].salt_buf[ 2];
302   salt_buf0[3] = salt_bufs[salt_pos].salt_buf[ 3];
303
304   u32 salt_buf1[4];
305
306   salt_buf1[0] = salt_bufs[salt_pos].salt_buf[ 4];
307   salt_buf1[1] = salt_bufs[salt_pos].salt_buf[ 5];
308   salt_buf1[2] = salt_bufs[salt_pos].salt_buf[ 6];
309   salt_buf1[3] = salt_bufs[salt_pos].salt_buf[ 7];
310
311   u32 salt_buf2[4];
312
313   salt_buf2[0] = salt_bufs[salt_pos].salt_buf[ 8];
314   salt_buf2[1] = salt_bufs[salt_pos].salt_buf[ 9];
315   salt_buf2[2] = salt_bufs[salt_pos].salt_buf[10];
316   salt_buf2[3] = salt_bufs[salt_pos].salt_buf[11];
317
318   u32 salt_buf3[4];
319
320   salt_buf3[0] = 0;
321   salt_buf3[1] = 0;
322   salt_buf3[2] = 0;
323   salt_buf3[3] = 0;
324
325   append_0x01_4 (salt_buf0, salt_buf1, salt_buf2, salt_buf3, salt_len + 3);
326
327   append_0x80_4 (salt_buf0, salt_buf1, salt_buf2, salt_buf3, salt_len + 4);
328
329   /**
330    * pads
331    */
332
333   w0[0] = swap_workaround (w0[0]);
334   w0[1] = swap_workaround (w0[1]);
335   w0[2] = swap_workaround (w0[2]);
336   w0[3] = swap_workaround (w0[3]);
337   w1[0] = swap_workaround (w1[0]);
338   w1[1] = swap_workaround (w1[1]);
339   w1[2] = swap_workaround (w1[2]);
340   w1[3] = swap_workaround (w1[3]);
341   w2[0] = swap_workaround (w2[0]);
342   w2[1] = swap_workaround (w2[1]);
343   w2[2] = swap_workaround (w2[2]);
344   w2[3] = swap_workaround (w2[3]);
345   w3[0] = swap_workaround (w3[0]);
346   w3[1] = swap_workaround (w3[1]);
347   w3[2] = swap_workaround (w3[2]);
348   w3[3] = swap_workaround (w3[3]);
349
350   u32x ipad[5];
351   u32x opad[5];
352
353   hmac_sha1_pad (w0, w1, w2, w3, ipad, opad);
354
355   tmps[gid].ipad[0] = ipad[0];
356   tmps[gid].ipad[1] = ipad[1];
357   tmps[gid].ipad[2] = ipad[2];
358   tmps[gid].ipad[3] = ipad[3];
359   tmps[gid].ipad[4] = ipad[4];
360
361   tmps[gid].opad[0] = opad[0];
362   tmps[gid].opad[1] = opad[1];
363   tmps[gid].opad[2] = opad[2];
364   tmps[gid].opad[3] = opad[3];
365   tmps[gid].opad[4] = opad[4];
366
367   w0[0] = salt_buf0[0];
368   w0[1] = salt_buf0[1];
369   w0[2] = salt_buf0[2];
370   w0[3] = salt_buf0[3];
371   w1[0] = salt_buf1[0];
372   w1[1] = salt_buf1[1];
373   w1[2] = salt_buf1[2];
374   w1[3] = salt_buf1[3];
375   w2[0] = salt_buf2[0];
376   w2[1] = salt_buf2[1];
377   w2[2] = salt_buf2[2];
378   w2[3] = salt_buf2[3];
379   w3[0] = salt_buf3[0];
380   w3[1] = salt_buf3[1];
381   w3[2] = salt_buf3[2];
382   //w3[3] = salt_buf3[3];
383
384   w0[0] = swap_workaround (w0[0]);
385   w0[1] = swap_workaround (w0[1]);
386   w0[2] = swap_workaround (w0[2]);
387   w0[3] = swap_workaround (w0[3]);
388   w1[0] = swap_workaround (w1[0]);
389   w1[1] = swap_workaround (w1[1]);
390   w1[2] = swap_workaround (w1[2]);
391   w1[3] = swap_workaround (w1[3]);
392   w2[0] = swap_workaround (w2[0]);
393   w2[1] = swap_workaround (w2[1]);
394   w2[2] = swap_workaround (w2[2]);
395   w2[3] = swap_workaround (w2[3]);
396   w3[0] = swap_workaround (w3[0]);
397   w3[1] = swap_workaround (w3[1]);
398   w3[2] = swap_workaround (w3[2]);
399   w3[3] = (64 + salt_len + 4) * 8;
400
401   u32x dgst[5];
402
403   hmac_sha1_run (w0, w1, w2, w3, ipad, opad, dgst);
404
405   tmps[gid].dgst[0] = dgst[0];
406   tmps[gid].dgst[1] = dgst[1];
407   tmps[gid].dgst[2] = dgst[2];
408   tmps[gid].dgst[3] = dgst[3];
409   tmps[gid].dgst[4] = dgst[4];
410
411   tmps[gid].out[0] = dgst[0];
412   tmps[gid].out[1] = dgst[1];
413   tmps[gid].out[2] = dgst[2];
414   tmps[gid].out[3] = dgst[3];
415   tmps[gid].out[4] = dgst[4];
416 }
417
418 extern "C" __global__ void __launch_bounds__ (256, 1) m06700_loop (const pw_t *pws, const gpu_rule_t *rules_buf, const comb_t *combs_buf, const bf_t *bfs_buf, sha1aix_tmp_t *tmps, void *hooks, const u32 *bitmaps_buf_s1_a, const u32 *bitmaps_buf_s1_b, const u32 *bitmaps_buf_s1_c, const u32 *bitmaps_buf_s1_d, const u32 *bitmaps_buf_s2_a, const u32 *bitmaps_buf_s2_b, const u32 *bitmaps_buf_s2_c, const u32 *bitmaps_buf_s2_d, plain_t *plains_buf, const digest_t *digests_buf, u32 *hashes_shown, const salt_t *salt_bufs, const void *esalt_bufs, u32 *d_return_buf, u32 *d_scryptV_buf, const u32 bitmap_mask, const u32 bitmap_shift1, const u32 bitmap_shift2, const u32 salt_pos, const u32 loop_pos, const u32 loop_cnt, const u32 rules_cnt, const u32 digests_cnt, const u32 digests_offset, const u32 combs_mode, const u32 gid_max)
419 {
420   const u32 gid = (blockIdx.x * blockDim.x) + threadIdx.x;
421
422   if (gid >= gid_max) return;
423
424   u32x ipad[5];
425   u32x opad[5];
426
427   ipad[0] = tmps[gid].ipad[0];
428   ipad[1] = tmps[gid].ipad[1];
429   ipad[2] = tmps[gid].ipad[2];
430   ipad[3] = tmps[gid].ipad[3];
431   ipad[4] = tmps[gid].ipad[4];
432
433   opad[0] = tmps[gid].opad[0];
434   opad[1] = tmps[gid].opad[1];
435   opad[2] = tmps[gid].opad[2];
436   opad[3] = tmps[gid].opad[3];
437   opad[4] = tmps[gid].opad[4];
438
439   u32x dgst[5];
440   u32x out[5];
441
442   dgst[0] = tmps[gid].dgst[0];
443   dgst[1] = tmps[gid].dgst[1];
444   dgst[2] = tmps[gid].dgst[2];
445   dgst[3] = tmps[gid].dgst[3];
446   dgst[4] = tmps[gid].dgst[4];
447
448   out[0] = tmps[gid].out[0];
449   out[1] = tmps[gid].out[1];
450   out[2] = tmps[gid].out[2];
451   out[3] = tmps[gid].out[3];
452   out[4] = tmps[gid].out[4];
453
454   for (u32 j = 0; j < loop_cnt; j++)
455   {
456     u32x w0[4];
457     u32x w1[4];
458     u32x w2[4];
459     u32x w3[4];
460
461     w0[0] = dgst[0];
462     w0[1] = dgst[1];
463     w0[2] = dgst[2];
464     w0[3] = dgst[3];
465     w1[0] = dgst[4];
466     w1[1] = 0x80000000;
467     w1[2] = 0;
468     w1[3] = 0;
469     w2[0] = 0;
470     w2[1] = 0;
471     w2[2] = 0;
472     w2[3] = 0;
473     w3[0] = 0;
474     w3[1] = 0;
475     w3[2] = 0;
476     w3[3] = (64 + 20) * 8;
477
478     hmac_sha1_run (w0, w1, w2, w3, ipad, opad, dgst);
479
480     out[0] ^= dgst[0];
481     out[1] ^= dgst[1];
482     out[2] ^= dgst[2];
483     out[3] ^= dgst[3];
484     out[4] ^= dgst[4];
485   }
486
487   tmps[gid].dgst[0] = dgst[0];
488   tmps[gid].dgst[1] = dgst[1];
489   tmps[gid].dgst[2] = dgst[2];
490   tmps[gid].dgst[3] = dgst[3];
491   tmps[gid].dgst[4] = dgst[4];
492
493   tmps[gid].out[0] = out[0];
494   tmps[gid].out[1] = out[1];
495   tmps[gid].out[2] = out[2];
496   tmps[gid].out[3] = out[3];
497   tmps[gid].out[4] = out[4];
498 }
499
500 extern "C" __global__ void __launch_bounds__ (256, 1) m06700_comp (const pw_t *pws, const gpu_rule_t *rules_buf, const comb_t *combs_buf, const bf_t *bfs_buf, sha1aix_tmp_t *tmps, void *hooks, const u32 *bitmaps_buf_s1_a, const u32 *bitmaps_buf_s1_b, const u32 *bitmaps_buf_s1_c, const u32 *bitmaps_buf_s1_d, const u32 *bitmaps_buf_s2_a, const u32 *bitmaps_buf_s2_b, const u32 *bitmaps_buf_s2_c, const u32 *bitmaps_buf_s2_d, plain_t *plains_buf, const digest_t *digests_buf, u32 *hashes_shown, const salt_t *salt_bufs, const void *esalt_bufs, u32 *d_return_buf, u32 *d_scryptV_buf, const u32 bitmap_mask, const u32 bitmap_shift1, const u32 bitmap_shift2, const u32 salt_pos, const u32 loop_pos, const u32 loop_cnt, const u32 rules_cnt, const u32 digests_cnt, const u32 digests_offset, const u32 combs_mode, const u32 gid_max)
501 {
502   /**
503    * base
504    */
505
506   const u32 gid = (blockIdx.x * blockDim.x) + threadIdx.x;
507
508   if (gid >= gid_max) return;
509
510   const u32 lid = threadIdx.x;
511
512   /**
513    * digest
514    */
515
516   /*
517   u32x a = tmps[gid].out[0];
518   u32x b = tmps[gid].out[1];
519   u32x c = tmps[gid].out[2];
520   u32x d = tmps[gid].out[3];
521   u32x e = tmps[gid].out[4] & 0xffff03ff;
522   */
523
524   const u32x r0 = tmps[gid].out[DGST_R0];
525   const u32x r1 = tmps[gid].out[DGST_R1];
526   const u32x r2 = tmps[gid].out[DGST_R2];
527   const u32x r3 = tmps[gid].out[DGST_R3];
528
529   #define il_pos 0
530
531   #include VECT_COMPARE_M
532 }